IM2G04D2DBBG-25

Intelligent Memory
822-IM2G04D2DBBG-25
IM2G04D2DBBG-25

Fabricante:

Descripción:
DRAM DDR2 2Gb, 1.8V, 512Mx4, 400MHz (800Mbps), 0C to +95C, FBGA-60

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
0

Aún puede comprar este producto que se encuentra pendiente.

Plazo de entrega de fábrica:
26 Semanas Tiempo estimado de producción de fábrica.
Se establece un tiempo de entrega prolongado para este producto.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$28.37 $28.37
$26.26 $262.60
$25.42 $635.50
$24.80 $1,240.00

Atributo del producto Valor de atributo Seleccionar atributo
Intelligent Memory
Categoría de producto: DRAM
RoHS:  
SDRAM - DDR2
2 Gbit
4 bit
400 MHz
FBGA-60
512 M x 4
400 ps
1.7 V
1.9 V
0 C
+ 95 C
IM2G04D2
Tray
Marca: Intelligent Memory
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: CN
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad de empaque de fábrica: 264
Subcategoría: Memory & Data Storage
Corriente de suministro - Máx.: 58 mA
Peso de la unidad: 179 mg
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320299
ECCN:
EAR99

Dynamic Random Access Memory (DRAM)

Intelligent Memory Dynamic Random Access Memory (DRAM) includes a full range of JEDEC-compliant DRAMs and ECC DRAMs (SDRAM, DDR, DDR2, DDR3, DDR4, LPDDR4). From an application's point of view, these components work like a monolithic device. The DRAM devices allow for maximum levels of memory density without altering existing board layouts or designs.

Double Data Rate 2 (DDR2) SDRAM

Intelligent Memory Double Data Rate (DDR2) Synchronous DRAM (SDRAM) are eight-bank devices that achieve high-speed data transfer rates. Interleaving the eight memory banks allows random access operations faster than standard DRAMs. A chip architecture prefetches multiple bits and then synchronizes the output data to a system clock. All control, address, and circuits are synchronized with the positive edge of an externally supplied clock. In a source-synchronous manner, I/Os are synchronized with a pair of bidirectional strobes. A sequential, gapless data rate is possible depending on the device's burst length, CAS latency, and speed grade.